Dentro de la jerarquía de memoria
la RAM se encuentra en un nivel después de los registros del procesador
y de las cachés en cuanto a velocidad. Los módulos de memoria se
conectan eléctricamente a un controlador de memoria
que gestiona las señales entrantes y salientes de los integrados DRAM.
Las señales son de tres tipos: direccionamiento, datos y señales de
control. En el módulo de memoria esas señales están divididas en dos
buses y un conjunto misceláneo de líneas de control y alimentación,
Entre todas forman el
bus de memoria que conecta la RAM con su controlador:
- Bus de datos: Son las líneas que llevan información entre los
integrados y el controlador. Por lo general están agrupados en octetos
siendo de 8,16,32 y 64 bits, cantidad que debe igualar el ancho del bus
de datos del procesador. En el pasado, algunos formatos de modulo, no
tenían un ancho de bus igual al del procesador.En ese caso había que
montar módulos en pares o en situaciones extremas, de a 4 módulos, para
completar lo que se denominaba banco de memoria, de otro modo el
sistema no funciona. Esa fue la principal razón para aumentar el número
de pines en los módulos, igualando al ancho de bus de procesadores como
el Pentium a 64 bits, a principios de los 90.
- Bus de direcciones: Es un bus en el cual se colocan las
direcciones de memoria a las que se requiere acceder. No es igual al bus
de direcciones del resto del sistema, ya que está multiplexado de
manera que la dirección se envía en dos etapas.Para ello el controlador
realiza temporizaciones y usa las líneas de control. En cada estándar de
módulo se establece un tamaño máximo en bits de este bus, estableciendo un límite teórico de la capacidad máxima por módulo.
- Señales misceláneas: Entre las que están las de la
alimentación (Vdd, Vss) que se encargan de entregar potencia a los
integrados. Están las líneas de comunicación para el integrado de presencia
que sirve para identificar cada módulo. Están las líneas de control
entre las que se encuentran las llamadas RAS (row address strobe) y CAS
(column address strobe) que controlan el bus de direcciones, por último
están las señales de reloj en las memorias sincrónicas SDRAM.
Fuente: wikipedia.org
No hay comentarios:
Publicar un comentario